
Le consortium PCI-SIG vient de franchir une nouvelle étape dans le développement de la norme PCI Express 7.0, en annonçant la publication de sa version 0.9. Ce brouillon final est désormais accessible aux membres pour une relecture interne, en particulier pour les questions liées aux brevets. Sauf surprise, aucune nouvelle fonctionnalité ne devrait être ajoutée d’ici à la publication de la version définitive attendue plus tard en 2025.
Présentée initialement lors de la conférence PCI-SIG Developers Conference 2022, la norme PCIe 7.0 ambitionne de doubler, une fois de plus, les performances de son prédécesseur. Avec une bande passante atteignant 128 GT/s par ligne, elle surpasse largement les 64 GT/s du PCIe 6.0 et les 32 GT/s du PCIe 5.0. À pleine capacité, une interface x16 pourra ainsi atteindre jusqu’à 512 Go/s en vitesse de transfert.

Cette avancée repose sur plusieurs technologies clés héritées du PCIe 6.0, notamment la modulation PAM4 (Pulse Amplitude Modulation à quatre niveaux), le codage 1b/1b flit mode, et la correction d’erreur avant transmission (FEC). L’objectif reste inchangé : offrir une interconnexion plus rapide, plus fiable et toujours rétrocompatible avec les générations précédentes.

Outre la performance brute, le standard PCIe 7.0 met également l’accent sur l’optimisation des paramètres de canal, la réduction de la latence, l’amélioration de l’efficacité énergétique et le maintien de la compatibilité ascendante. Des qualités devenues essentielles pour des secteurs en plein essor comme les data centers hyperscale, l’intelligence artificielle, le calcul haute performance (HPC), le cloud ou encore l’informatique quantique.
Comme pour les autres itérations, PCI-SIG suit un processus rigoureux de validation du standard, structuré en cinq grandes phases :
- 0.3 (conceptuelle) : formulation des objectifs et méthodes à explorer ;
- 0.5 (premier jet) : intégration des exigences fondamentales et premières réactions des membres ;
- 0.7 (brouillon complet) : définition complète des fonctionnalités et validation partielle des spécifications électriques ;
- 0.9 (brouillon final) : gel des fonctionnalités, examen juridique et vérification de la propriété intellectuelle ;
- 1.0 (version finale) : publication officielle, les modifications ultérieures passent alors par des documents correctifs (errata) ou des notifications de changements d’ingénierie (ECN).
Par ailleurs, l’adoption du PCIe 7.0 impliquera des ajustements matériels, notamment un raccourcissement des pistes PCIe sur les cartes mères. Cela permettra de rapprocher davantage les dispositifs racines et les points d’extrémité, limitant ainsi les pertes de signal et les besoins en amplification.
Notre Avis sur le PCIe 7.0
Avec PCIe 7.0, PCI-SIG prépare l’avenir des infrastructures informatiques à haute intensité de données. En doublant les vitesses de transfert tout en conservant la compatibilité avec les versions précédentes, le consortium répond aux attentes des marchés émergents comme l’IA ou le HPC, sans sacrifier la stabilité des écosystèmes actuels. La publication de la version 0.9 est une étape stratégique, marquant la maturité technique du standard et ouvrant la voie à son adoption d’ici fin 2025. Pour les constructeurs, il s’agira désormais de trouver le juste équilibre entre innovation technologique et maîtrise des coûts de production, car l’intégration du PCIe 7.0 exigera des révisions profondes des cartes mères et des architectures internes.
Titre SEO :
PCIe 7.0 : version 0.9 finalisée sans changement prévu
Méta-description :
Slug (URL) :
pcie-7-0-version-0-9