
Medusa n’est plus une rumeur : AMD a officiellement nommé ses futurs Ryzen Zen 6 lors de l’OCP Global Summit 2025, et précisé son virage vers un firmware ouvert.
Zen 6 Medusa et EPYC Venice confirmés, openSIL en ligne de mire
Présentée par Raj Kapoor (AMD) et Srini Narayana (AMI), une diapositive de la feuille de route openSIL a validé les noms de code Medusa pour Ryzen et Venice pour les EPYC de 6e génération. La session « Building Open Firmware for Open Platforms » a détaillé le remplacement progressif d’AGESA par openSIL, un cadre open source d’initialisation du silicium visant plus de transparence, de sécurité et de personnalisation. D’après la présentation, « openSIL trace la route vers une transparence complète du silicium ».

Le calendrier se découpe en deux étapes. D’abord, les serveurs : EPYC Venice sera le premier à livrer en production avec openSIL en 2026, le code public arrivant environ un trimestre plus tard. Ensuite, les clients : Ryzen Zen 6 Medusa suivra, avec une publication open source prévue au premier semestre 2027. Il faut dire que cette apparition publique constitue, à notre connaissance, la première reconnaissance officielle du nom Medusa par des ingénieurs AMD, confirmant des fuites antérieures.
Ce que la gamme Medusa laisse entrevoir
Selon les premières indications, la famille Medusa se déclinerait en Medusa Ridge pour le desktop et Medusa Point pour le mobile. Il semblerait que les configurations visent plus de cœurs et de cache que les Ryzen actuels, avec des gains attendus en performances mémoire. AMD pourrait aussi prolonger la compatibilité AM5 pour une génération supplémentaire, mais ce point n’est pas confirmé. Reste à voir si le déploiement openSIL côté client collera au créneau du S1 2027 et si le support des écosystèmes cartes mères suivra au même rythme.
Source : VideoCardz
 
 